<?xml version="1.0" encoding="UTF-8"?>
<!-- generator="FeedCreator 1.8" -->
<?xml-stylesheet href="https://wiki.bu.ost.ch/infoportal/lib/exe/css.php?s=feed" type="text/css"?>
<rdf:RDF
    xmlns="http://purl.org/rss/1.0/"
    xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#"
    xmlns:slash="http://purl.org/rss/1.0/modules/slash/"
    xmlns:dc="http://purl.org/dc/elements/1.1/">
    <channel rdf:about="https://wiki.bu.ost.ch/infoportal/feed.php">
        <title>Infoportal fpga:cyclone_iv</title>
        <description></description>
        <link>https://wiki.bu.ost.ch/infoportal/</link>
        <image rdf:resource="https://wiki.bu.ost.ch/infoportal/lib/tpl/ntb2/images/favicon.ico" />
       <dc:date>2026-04-16T20:57:28+00:00</dc:date>
        <items>
            <rdf:Seq>
                <rdf:li rdf:resource="https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/altera_de2_115?rev=1382524993&amp;do=diff"/>
                <rdf:li rdf:resource="https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/start?rev=1384375968&amp;do=diff"/>
            </rdf:Seq>
        </items>
    </channel>
    <image rdf:about="https://wiki.bu.ost.ch/infoportal/lib/tpl/ntb2/images/favicon.ico">
        <title>Infoportal</title>
        <link>https://wiki.bu.ost.ch/infoportal/</link>
        <url>https://wiki.bu.ost.ch/infoportal/lib/tpl/ntb2/images/favicon.ico</url>
    </image>
    <item rdf:about="https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/altera_de2_115?rev=1382524993&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2013-10-23T12:43:13+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>fpga:cyclone_iv:altera_de2_115</title>
        <link>https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/altera_de2_115?rev=1382524993&amp;do=diff</link>
        <description>Altera Cyclone IV DE2-115 Development Board


Das Board enthält ein Cyclone IV EP4CE115F29C7 FPGA (Handbuch). Die folgenden Interfaces sind vorhanden:

	*  Built-in USB-Blaster for FPGA configuration
	*  Line In/Out, Microphone In (24-bit Audio CODEC)
	*  Video Out (VGA 8-bit DAC)</description>
    </item>
    <item rdf:about="https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/start?rev=1384375968&amp;do=diff">
        <dc:format>text/html</dc:format>
        <dc:date>2013-11-13T21:52:48+00:00</dc:date>
        <dc:creator>Anonymous (anonymous@undisclosed.example.com)</dc:creator>
        <title>fpga:cyclone_iv:start</title>
        <link>https://wiki.bu.ost.ch/infoportal/fpga/cyclone_iv/start?rev=1384375968&amp;do=diff</link>
        <description>Altera Cyclone IV



Der Cyclone IV ist ein FPGA in 60nm Technologie. 

Er wird als low-cost und low-power Chip für den Massenmarkt vermarktet.

Die Serie umfasst ein gutes Dutzend unterschiedlicher Derivate, 

mehr dazu unter Family Overview. 


An der NTB wird der Cyclone IV zur Zeit für die Grundausbildung in</description>
    </item>
</rdf:RDF>
